招聘简章
Recruitment Guide
查看详情
1.探索前沿的RISC-V/ARM/X86发展与趋势,包括但不限于RVI社区的进展、市场变化与趋势,以及业界优秀的工程实践方法;
2.参与高性能RISC-V CPU芯片的开发,包括微架构定义和RTL设计,能够在功能、性能、功率和面积需求之间做出合理权衡;
3.参与RISC-V CPU的面积优化和时序收敛;
4.负责子模块的验证以及FPGA验证;
5.熟悉主流应用和benchmark程序的特性,能够针对性的分析微架构中的性能瓶颈并进行性能调优;
6.负责DC/PT/Foramlity等;
7.参与RISC-V CPU的bug fix和硅前/硅后的调试等工作。
1.电子类、计算机类相关专业博士学历应届毕业生;
2.熟悉Verilog语言,能够熟练使用tcl,perl,Makefile脚本;
3.熟悉IC设计流程;
4.熟悉Linux操作系统,熟练使用gvim或者vim编辑器;
5.良好的英语阅读能力;
6.思路清晰,具有良好的逻辑分析和语言表达能力;
7.善于沟通、分享、协作,有良好的团队合作精神,高度的工作责任心和敬业精神。
加分项:
1.熟悉RISC-V/ARM/X86体系架构中的任意一个;
2.熟悉高性能CPU中的分支预测,数据预取,高性能计算单元,cache一致性以及CHI总线协议等。